本文摘要:概述针对数据波束成形相控阵,要溶解LO,一般来说不容易充分考虑的搭建方式是向产于于无线天线列阵中的一系列锁相环分派常见标准頻率。

概述针对数据波束成形相控阵,要溶解LO,一般来说不容易充分考虑的搭建方式是向产于于无线天线列阵中的一系列锁相环分派常见标准頻率。针对这种分布式锁相环,现阶段参考文献中还没有充份纪录作为评定人组振幅噪声特性的方式。在分布式系统软件中,协同噪声源是涉及到的,而分布式噪声源如果不涉及到,在RF数据信号人组时就不容易降低。

针对系统软件中的绝大多数部件,这都能够十分形象化地多方面评定。针对锁相环,环城路中的每一个部件都是有与之关联的噪声传递函数,他们的贡献是操控环城路及其一切頻率转换的涵数。这不容易在试着评定人组振幅噪声键入时降低多元性。文中根据不明的锁相环建模方法,及其对涉及到和不涉及到贡献要素的评定,明确指出了跟踪各有不同頻率偏移下的分布式PLL贡献的方式。

简述针对一切无线通信系统软件,都务必为信号接收器和鼓励器精心策划当地震荡器(LO)溶解的搭建方式。伴随着数据波束成形在相控阵天线系统软件中大大的普及化,务必在很多分布式信号接收器和鼓励器中分派LO数据信号和标准頻率,这让设计方案看起来更加简易。在系统架构图方面务必衡量的要素还包含,分派需要的LO頻率或分派较低的頻率标准,及其在周边用以点的物理学方向造成需要的LO。

根据锁相环从当地造成LO是一种高宽比搭建的现有选择项。下一个挑戰是评定来源于各种各样分布式部件及其集中型部件的系统软件级振幅噪声。应用分布式锁相环的系统软件如图所示1下图。

常见标准頻率被分派至好几个锁相环,各造成一个键入頻率。图1a中的LO键入被假定为图1b的混频器的LO輸出。图1.分布式锁相环系统软件。

每一个震荡器都被锁相环路到一个协同的参考震荡器上。从1到N的LO数据信号都运用于到相控阵中下图的混频器的LO端口号上。控制系统设计工作人员应对的一个挑戰是跟踪分布式系统软件的噪声贡献、了解涉及到和不有关的噪声源,并估计总体的系统软件噪声。

在锁相环中,这一挑戰看起来更加不好,由于噪声传递函数全是锁相环中的頻率转换和环城路视频码率设定的涵数。主观因素:人组锁相环精确测量实例图2下图为对于人组锁相环的精确测量实例。这种数据信息是根据人组来源于好几个ADRV9009收发器的起飞键入获得的。图上下图为单独IC、两人组IC和四个人组IC的状况。

针对这一数据,在IC人组以后,能够看到明显的10logN改进。为了更好地超出这一結果,务必应用一个低噪声晶振电路参考源。

下一节模型的主观因素是推理出有一种方式,以推算出来在具有很多分布式收发器的大中型列阵中,更为广泛地讲到是在具有分布式锁相环的一切构架中,这类精确测量結果不容易怎样转变。图2.两人组锁相环的振幅噪声精确测量锁相环实体模型锁相环中的噪声模型了解充份的文本文档纪录。

1-5图3下图为键入振幅噪声图。在这类种类的图上,室内设计师能够比较慢评定环城路中每一个部件的噪声贡献,而这种贡献要素累计一起才可规定总体的噪声特性。

实体模型基本参数为意味着图2下图的数据信息,源震荡器作为可能将很多IC人组在一起时的振幅噪声。要检测分布式锁相环的实际效果,最先要从PLL实体模型给出参考贡献和其他PLL部件的贡献。图3.典型性的锁相环振幅噪声剖析,说明全部部件的噪声贡献。

总噪声是全部贡献要素的总数。将不明的PLL实体模型扩展为分布式PLL实体模型下面将解读为具有好几个分布式锁相环的系统软件推算出来人组振幅噪声的全过程。

这类方式的前提条件是必须将参考震荡器的噪声贡献与VCO和环城路部件的噪声贡献提取出来。图4下图为一个假定的分布式实例,一个参考震荡器相匹配好几个PLL。这一推算出来假定了一个无噪声产于,这脱离实际,但能够用于表述基本原理。

假定分布式PLL的噪声贡献不是有关的,并提升10logN,在其中N答复分布式PLL的总数。伴随着地下隧道降低,噪声在较小偏移頻率下得到 提升 ,针对大中型产于系统软件,噪声看起来彻底基本上由参考震荡器核心。

图4.刚开始应用分布式锁相环振幅噪声建模方法:从锁相环实体模型中提纯参考震荡器和锁相环中除参考震荡器外的全部别的部件的振幅噪声贡献。做为分布式锁相环总数的涵数,人组振幅噪声假定参考噪声是涉及到的,而产于在好几个PLL中间的噪声贡献不是有关的。图4下图的实例改动了对参考震荡器产于的假定。在的确的结构化分析中,控制系统设计工作人员还理应充分考虑参考震荡器产于中的噪声贡献,他们不容易降低整体結果。

可是,像那样的改动剖析是十分简易的,必须令人了解构架层面的衡量不容易怎样危害系统软件的整体振幅噪声特性。接下去大家来想起产于系统软件中振幅噪声的危害。参考产于中的振幅噪声表述接下去将评定2个产于选择项实例。

充分考虑的第一种状况如图所示5下图。在这个实例中,随意选择了一个常见于比较慢回音VCO頻率的光纤宽带PLL。参考数据信号的产于是根据数字时钟PLLIC搭建的,这类IC也常见于改动数据数据链路(如JESD控制模块)的时钟频率允许。左下方说明了每个贡献要素。

这种贡献要素位于元器件的頻率,未调节到键入頻率。右下方的振幅噪声图说明了各有不同总数的分布式PLL的系统软件级振幅噪声。图5.产于中具有PLLIC的分布式光纤宽带PLL。该实体模型的一些特点特别注意。

假定应用一个性能卓越晶振电路,允差頻率为100MHz,中间震荡器的单独贡献要素反映在可用的较高档晶振电路上,尽管不一定是最烂、最划算的可用随意选择。尽管中间震荡器键入本质上面扇起算受到限制总数的分布式PLL,但这种PLL不容易再一次按某一具体限制值扇出并不断,以搭建系统软件中的初始产于。针对本例中的产于贡献,假定有16个产于部件,随后假定他们不容易再一次扇出带。左下方下图的产于电源电路的单独贡献不是没有参考震荡器贡献的PLL部件的噪声。

本例中的产于假定与源震荡器同頻率,并依据该涵数可用的典型性IC来随意选择噪声贡献要素。光纤宽带PLL假定应用S股票波段允差頻率,设定应用1MHz环城路视频码率(尽量与具体环城路的视频码率一般长),以进行比较慢回音。

特别注意的是,随意选择这种实体模型是为了更好地意味着有可能的具体情况,且表明了列阵中的累积效用。一切详细的设计方案或许都必须提升 特殊的PLL噪声曲线图,这在意料之中,且这类统计分析方法目地帮助从工程项目视角去规定不可将设计方案资源配置在什么方向以取得最好整体实际效果,而不是为了更好地做出相对性于可用部件的清晰论点论据。

图5右下方的图推算出来了LO产于的总人组振幅噪声。在其中运用于了每个贡献要素的PLL噪声传递函数,他们都被调节至键入頻率,也包含PLL环城路视频码率的危害。系统软件总数也还包含以内,而且假定他们不是有关的,因而,这一贡献提升了10logN。

假定产于总数为16,如前所述,产于贡献不容易提升10log16。结合实际,伴随着产于大大的不断,这类贡献不容易更进一步提升。

可是,附加的噪声贡献不那麼显著。针对大中型列阵中的扇出带产于,噪声将由第一组有源器件核心。在16组扇出带的状况下,假如每一个有源器件全是16个别的有源器件的輸出,那麼在全部元器件相互间涉及到的状况下,16个元器件的附加产于层只不容易降低~0.25dB。假如以后这类产于,整体贡献将更为小。

因而,为了更好地改动剖析,会充分考虑这类危害,且产于的噪声贡献根据推算出来前16个按段产于部件下结论。扣减的曲线图表明了几类实际效果。与单独PLL实体模型相仿,接近载波通信噪声由标准頻率核心,近载波通信噪声由VCO核心,且在将不有关的VCO人组一起时,近载波通信噪声得到 提升。

这一点十分形象化。但是于形象化的是,实体模型的值在由产于中的随意选择核心的偏移頻率中占据较小比例。这一結果导致充分考虑具有更为低噪声产于和更为较宽PLL环城路视频码率的第二个实例。

本文关键词:九游会登录官网,九游会登录,九游会全网服务最佳

本文来源:九游会登录官网-www.qu150.com